動的再構成可能なビジョンチップアーキテクチャ


PE 同士を結合させる機能を持たせ、ハードウェアを動的に再構成可能にした、ビジョ ンチップのための新しい SIMD プロセッサのアーキテクチャを設計した。このアーキ テクチャでは、ビジョンチップにおける画素数と汎用性の間のトレードオフを解決し ている上、従来の超並列 SIMD プロセッサが苦手とした非局所演算を効率的に実行で きるという特徴を持つ。

参考文献

  1. 小室 孝, 鏡 慎吾, 石川 正俊: ビジョンチップのための動的再構成可能なSIMDプロセッサ, 電子情報通信学会論文誌 D-II, Vol. J86-D-II, No. 11, pp.1575-1585 (2003)

[ホーム| センサフュージョン| マイクロビジュアルフィードバック| 光コンピューティング| メンバー| 論文| 動画]

Ishikawa Namiki laboratory WWW admin: www-admin@k2.t.u-tokyo.ac.jp